## EXAMEN DE ARQUITECTURA DE COMPUTADORES. La Rábida, 22 de Junio de 2018

Valor de cada:

Respuesta correcta + 0.1
Respuesta incorrecta - 0.05
No respuesta - 0.05

TIEMPO REALIZACIÓN EXAMEN: 45 minutos

|    | No respuesta - 0.05                                                                                                                                                                               | Espacio para res                                                                               | -            |  |  |  |  |  |  |  |
|----|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------|--------------|--|--|--|--|--|--|--|
|    | Sea una máquina A que ejecuta un programa en 20 seguno                                                                                                                                            | dos. Si se dice que una máquina B es el 10% más lenta                                          | <u> </u>     |  |  |  |  |  |  |  |
| 1  | la máquina A:  A) La máquina B tarda 2 segundos más en ejecutar el C mismo programa                                                                                                               | C) La máquina B tarda 30 segundos en ejecutar el mismo programa                                | A            |  |  |  |  |  |  |  |
|    | B) La máquina B tarda 1 segundo más en ejecutar el mismo I programa                                                                                                                               | D) La máquina B tarda menos en ejecutar el mismo programa                                      |              |  |  |  |  |  |  |  |
|    | Sea un sistema computador al que se le aplica la siguient<br>haciendo que ésta sea 2 veces más rápida, se puede afirmar                                                                           |                                                                                                |              |  |  |  |  |  |  |  |
| 2  | A) La mejora aplicada no merece la pena                                                                                                                                                           | C) La aceleración global es de 0,76 D) La aceleración global es de 2                           | В            |  |  |  |  |  |  |  |
|    | Sea un sistema computador sobre el que se aplica una me                                                                                                                                           |                                                                                                |              |  |  |  |  |  |  |  |
| 3  |                                                                                                                                                                                                   | C) No se ha conseguido reducir el tiempo de ejecución                                          | C            |  |  |  |  |  |  |  |
|    | , ,                                                                                                                                                                                               | D) El tiempo de ejecución es 1 sg                                                              |              |  |  |  |  |  |  |  |
| 4  | Sea un sistema con arquitectura serie Von Neumann que emplea 18 ciclos en ejecutar 3 instrucciones:  A) Significa que tiene una frecuencia = 6 MHz  C) Significa que tiene un rendimiento del 18% |                                                                                                |              |  |  |  |  |  |  |  |
|    |                                                                                                                                                                                                   | D) Significa que tiene un $CPI_{medio} = 6$                                                    | D            |  |  |  |  |  |  |  |
|    | Sea una máquina con arquitectura DLX capaz de ejecutar                                                                                                                                            | 20 MFLOPS y frecuencia de procesamiento = 2 GHz                                                |              |  |  |  |  |  |  |  |
| 5  | ,                                                                                                                                                                                                 | C) Se necesitan 400 ciclos por FLOP                                                            | A            |  |  |  |  |  |  |  |
|    | · •                                                                                                                                                                                               | D) Se necesita 1 ciclo por FLOP                                                                |              |  |  |  |  |  |  |  |
| 1  | Sea una memoria caché organizada en conjuntos, con 1 blo                                                                                                                                          |                                                                                                |              |  |  |  |  |  |  |  |
| 6  | A) El bloque tendrá tantas palabras como contiene la C<br>Memoria Principal t                                                                                                                     | c) Equivale a tener una función de correspondencia otalmente asociativa                        | В            |  |  |  |  |  |  |  |
|    | B) Equivale a tener una función de correspondencia directa                                                                                                                                        |                                                                                                |              |  |  |  |  |  |  |  |
|    | De los algoritmos de reemplazo utilizados en la memoria ca                                                                                                                                        |                                                                                                |              |  |  |  |  |  |  |  |
| 7  |                                                                                                                                                                                                   | C) El algoritmo LFU                                                                            | $\mathbf{C}$ |  |  |  |  |  |  |  |
|    |                                                                                                                                                                                                   | D) Ninguno penaliza el bloque que acaba de entrar                                              | -            |  |  |  |  |  |  |  |
|    | En relación a los tipos de fallo de caché, indica cuál de las s                                                                                                                                   | siguientes afirmaciones es cierta:                                                             |              |  |  |  |  |  |  |  |
|    | A) Los fallos de capacidad sólo se dan en correspondencia (                                                                                                                                       | C) La correspondencia directa no presenta fallos de                                            |              |  |  |  |  |  |  |  |
| 8  | 1 3                                                                                                                                                                                               | conflicto                                                                                      | D            |  |  |  |  |  |  |  |
|    | B) Los fallos de conflicto sólo se dan en correspondencia I totalmente asociativa l                                                                                                               | D) Pueden existir fallos forzosos aun cuando la caché esté lena                                |              |  |  |  |  |  |  |  |
|    | En relación al tamaño de caché:                                                                                                                                                                   |                                                                                                |              |  |  |  |  |  |  |  |
| 9  | ,                                                                                                                                                                                                 | C) Los fallos de conflicto aumentan con la asociatividad                                       | A            |  |  |  |  |  |  |  |
|    |                                                                                                                                                                                                   | D) Ninguno de los tipos de fallos depende del tamaño                                           |              |  |  |  |  |  |  |  |
| 10 | Sea una memoria caché de 2 niveles, sabiendo que de 100 primer nivel y 9 fallos en la de segundo nivel. ¿Cuáles son l                                                                             | as respectivas frecuencias locales de fallos?                                                  | В            |  |  |  |  |  |  |  |
| 10 |                                                                                                                                                                                                   | C) 33% para L1 y 30% para L2                                                                   | D            |  |  |  |  |  |  |  |
|    |                                                                                                                                                                                                   | D) 0.3% para L1 y 3% para L2                                                                   |              |  |  |  |  |  |  |  |
|    | Atendiendo a la arquitectura serie Von Neumann estudiada A) El firmware tendrá como máximo 16 microprogramas                                                                                      | a, si el registro RF tiene un tamaño de 4 bits:  C) Los microprogramas tendrán un máximo de 16 |              |  |  |  |  |  |  |  |
| 11 |                                                                                                                                                                                                   | uinstrucciones cada uno                                                                        | C            |  |  |  |  |  |  |  |
|    | •                                                                                                                                                                                                 | D) Ninguna de las afirmaciones anteriores es correcta                                          |              |  |  |  |  |  |  |  |
|    | Sea un sistema con Unidad de Control Microprogramada,                                                                                                                                             |                                                                                                |              |  |  |  |  |  |  |  |
| 12 |                                                                                                                                                                                                   | C) Contiene la dirección de la siguiente instrucción                                           | D            |  |  |  |  |  |  |  |
| 12 | B) Contiene el contenido de los registros PC y SR                                                                                                                                                 | D) Contiene el valor de las señales de control para todos                                      | ע            |  |  |  |  |  |  |  |
|    | los microprogramas asociados a la máquina                                                                                                                                                         |                                                                                                |              |  |  |  |  |  |  |  |
|    | Sea un sistema con Unidad de Control Microprogramad                                                                                                                                               | la con secuenciamiento implícito, y etapa traductora                                           |              |  |  |  |  |  |  |  |
| 13 | ROM de 256 posiciones x 10 bits:                                                                                                                                                                  | C) El ancho de palabra de memoria de control son 10 bits                                       | A            |  |  |  |  |  |  |  |
|    | ,                                                                                                                                                                                                 | -                                                                                              |              |  |  |  |  |  |  |  |
|    | , 1                                                                                                                                                                                               | D) La memoria de control tiene 10 posiciones                                                   |              |  |  |  |  |  |  |  |
|    | Sea un sistema con capacidad de memoria de 64 Kpo                                                                                                                                                 | osiciones, si durante el arranque del sistema se ha                                            |              |  |  |  |  |  |  |  |
| 14 | predefinido que PC = F000h:  A) La pila está implementada a partir de la dirección F000h C) Existe un error en la definición del valor de PC                                                      |                                                                                                |              |  |  |  |  |  |  |  |
| 14 | B) El programa cargador se ubica a partir de la dirección I F000h                                                                                                                                 |                                                                                                | В            |  |  |  |  |  |  |  |

|                                  | De los siguientes eventos, indica el que corresponde a interrupción interna no programada:                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |               |  |  |  |  |  |  |  |  |  |
|----------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------|--|--|--|--|--|--|--|--|--|
| 15                               | A) INT 21 h  C) DIV .2,.3; con R3 = 0 provocando TRAP                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       | C             |  |  |  |  |  |  |  |  |  |
|                                  | B) Interrupción de periférico TIMER i8255 D) Corte de suministro eléctrico por batería descargada                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |               |  |  |  |  |  |  |  |  |  |
|                                  | Sea la arquitectura DLX estudiada, la ejecución de la instrucción (carga media palabra con extensión de signo)                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |               |  |  |  |  |  |  |  |  |  |
| 16                               | LH R1, 10(R2) con M(10+R2) = 5 implica:                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     |               |  |  |  |  |  |  |  |  |  |
|                                  | A) Completar con 1s los 16 bits más significativos de R1 B) Completar con el valor 5 la parte alta de R1 C) Completar con el valor 5 la parte alta de R2 D) Completar con 0s los 16 bits más significativos de R1                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |               |  |  |  |  |  |  |  |  |  |
|                                  | En base a la arquitectura DLX estudiada, ¿qué tipo de registros nos garantizarían mayor precisión a la hora de                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |               |  |  |  |  |  |  |  |  |  |
|                                  | representar el número $\pi = 3,141592653589$ ?                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |               |  |  |  |  |  |  |  |  |  |
| 17                               | A) Los registros de coma flotante combinados en doble C) Un registro de coma flotante de simple precisión (F <sub>i</sub> )                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | A             |  |  |  |  |  |  |  |  |  |
|                                  | precisión (F <sub>i</sub> -F <sub>i+1</sub> )                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |               |  |  |  |  |  |  |  |  |  |
|                                  | B) Dos registros de coma fija $(R_i-R_{i+1})$ D) El registro R0                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |               |  |  |  |  |  |  |  |  |  |
|                                  | Sea la secuencia de instrucciones: ADD R1, R2, R3 y LW R2, 10(R4) implementada sobre la arquitectura escalar                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |               |  |  |  |  |  |  |  |  |  |
| 18                               | DLX estudiada:  A) Implica detención porque supone riesgo de tipo RAW  C) Implica detención porque supone riesgo de tipo WAR                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |               |  |  |  |  |  |  |  |  |  |
|                                  | B) No supone riesgo  D) Implica detención porque supone riesgo de tipo WAW                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |               |  |  |  |  |  |  |  |  |  |
|                                  | Sea la secuencia de instrucciones: ADD R1, R2, R3 y LW R2, 10(R4) implementada sobre una arquitectura DLX                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |               |  |  |  |  |  |  |  |  |  |
|                                  | súper-escalar de dos cauces:                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |               |  |  |  |  |  |  |  |  |  |
| 19                               | A) Las dos instrucciones deben ir por el mismo cauce C) Cada instrucción puede ir por un cauce diferente ya                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | C             |  |  |  |  |  |  |  |  |  |
| 19                               | debido a la dependencia de datos que tienen que no existe dependencia de datos                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | C             |  |  |  |  |  |  |  |  |  |
|                                  | B) No es posible ejecutar las instrucciones en una D) Para ejecutar las instrucciones es necesario que la                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |               |  |  |  |  |  |  |  |  |  |
|                                  | arquitectura súper-escalar arquitectura sea vectorial                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |               |  |  |  |  |  |  |  |  |  |
|                                  | Sea el extracto de código: ADDF F4, F0, F2 si se convierte en: ADDF F4, F0, F2 estamos: SF 10(R2), F4 SUBI R1, R1, #4                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |               |  |  |  |  |  |  |  |  |  |
|                                  | SUBI R1, R1, #4 SF 10(R2), F4                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               | _             |  |  |  |  |  |  |  |  |  |
| 20                               | BNEZ R1, loop BNEZ R1, loop                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | D             |  |  |  |  |  |  |  |  |  |
|                                  | A) Aumentando el paralelismo por planificación de traza C) Aumentando el paralelismo por técnica hardware                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |               |  |  |  |  |  |  |  |  |  |
|                                  | B) Aumentando el paralelismo por desenrollado de bucle D) Aumentando el paralelismo por segmentación software                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |               |  |  |  |  |  |  |  |  |  |
|                                  | Sean la instrucción vectorial ADDV V1, V2, V3 con longitud de vector = 64 elementos, tiempo de arranque = 6                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |               |  |  |  |  |  |  |  |  |  |
| 21                               | ciclos y tiempo de iniciación =1 ciclo, ¿cuántos ciclos se necesitan como mínimo para obtener los primeros 32 elementos del resultado?                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |               |  |  |  |  |  |  |  |  |  |
| 21                               | A) 38 ciclos C) 7 ciclos                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    | A             |  |  |  |  |  |  |  |  |  |
|                                  | B) 224 ciclos  D) 71 ciclos                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |               |  |  |  |  |  |  |  |  |  |
|                                  | /                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |               |  |  |  |  |  |  |  |  |  |
|                                  | Sea un sistema con la arquitectura DLX vectorial estudiada y memoria organizada en bancos de memoria (4                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     |               |  |  |  |  |  |  |  |  |  |
| 22                               | Sea un sistema con la arquitectura DLX vectorial estudiada y memoria organizada en bancos de memoria (4 bancos), si la CPU solicita la dirección 32 (y siguientes), ésta se encuentra:                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      | R             |  |  |  |  |  |  |  |  |  |
| 22                               | Sea un sistema con la arquitectura DLX vectorial estudiada y memoria organizada en bancos de memoria (4 bancos), si la CPU solicita la dirección 32 (y siguientes), ésta se encuentra:  A) En el banco 4  C) En el banco 1                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  | В             |  |  |  |  |  |  |  |  |  |
| 22                               | Sea un sistema con la arquitectura DLX vectorial estudiada y memoria organizada en bancos de memoria (4 bancos), si la CPU solicita la dirección 32 (y siguientes), ésta se encuentra:  A) En el banco 4  B) En el banco 0  D) En el banco 2                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | В             |  |  |  |  |  |  |  |  |  |
| 22                               | Sea un sistema con la arquitectura DLX vectorial estudiada y memoria organizada en bancos de memoria (4 bancos), si la CPU solicita la dirección 32 (y siguientes), ésta se encuentra:  A) En el banco 4  B) En el banco 0  C) En el banco 1  D) En el banco 2  Sea un vector de 200 elementos sobre el que se realiza una operación vectorial en una arquitectura con MVL =                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | В             |  |  |  |  |  |  |  |  |  |
|                                  | Sea un sistema con la arquitectura DLX vectorial estudiada y memoria organizada en bancos de memoria (4 bancos), si la CPU solicita la dirección 32 (y siguientes), ésta se encuentra:  A) En el banco 4  B) En el banco 0  C) En el banco 1  D) En el banco 2  Sea un vector de 200 elementos sobre el que se realiza una operación vectorial en una arquitectura con MVL = 64:                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |               |  |  |  |  |  |  |  |  |  |
| 22                               | Sea un sistema con la arquitectura DLX vectorial estudiada y memoria organizada en bancos de memoria (4 bancos), si la CPU solicita la dirección 32 (y siguientes), ésta se encuentra:  A) En el banco 4  B) En el banco 0  C) En el banco 1  D) En el banco 2  Sea un vector de 200 elementos sobre el que se realiza una operación vectorial en una arquitectura con MVL =                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | В             |  |  |  |  |  |  |  |  |  |
|                                  | Sea un sistema con la arquitectura DLX vectorial estudiada y memoria organizada en bancos de memoria (4 bancos), si la CPU solicita la dirección 32 (y siguientes), ésta se encuentra:  A) En el banco 4  B) En el banco 0  C) En el banco 2  Sea un vector de 200 elementos sobre el que se realiza una operación vectorial en una arquitectura con MVL = 64:  A) El vector se divide en 3 secciones de 64 elementos  C) El vector se divide en 3 secciones de 64 elementos y otra de 8 elementos  B) El vector se opera en su totalidad sin seccionamiento  D) El vector se divide en 2 secciones de 64 elementos                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |               |  |  |  |  |  |  |  |  |  |
| 23                               | Sea un sistema con la arquitectura DLX vectorial estudiada y memoria organizada en bancos de memoria (4 bancos), si la CPU solicita la dirección 32 (y siguientes), ésta se encuentra:  A) En el banco 4  B) En el banco 0  C) En el banco 2  Sea un vector de 200 elementos sobre el que se realiza una operación vectorial en una arquitectura con MVL = 64:  C) El vector se divide en 3 secciones de 64 elementos  C) El vector se divide en 3 secciones de 64 elementos y otra de 8 elementos  B) El vector se opera en su totalidad sin seccionamiento  D) El vector se divide en 2 secciones de 64 elementos  Sean las sentencias de un bucle S1: B(i) = A(i-1)*K y S2: C(i) = B(i) + A(i), con i = 164:                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             | C             |  |  |  |  |  |  |  |  |  |
|                                  | Sea un sistema con la arquitectura DLX vectorial estudiada y memoria organizada en bancos de memoria (4 bancos), si la CPU solicita la dirección 32 (y siguientes), ésta se encuentra:  A) En el banco 4  B) En el banco 0  C) En el banco 2  Sea un vector de 200 elementos sobre el que se realiza una operación vectorial en una arquitectura con MVL = 64:  A) El vector se divide en 3 secciones de 64 elementos  C) El vector se divide en 3 secciones de 64 elementos y otra de 8 elementos  B) El vector se opera en su totalidad sin seccionamiento  D) El vector se divide en 2 secciones de 64 elementos  Sean las sentencias de un bucle S1: B(i) = A(i-1)*K y S2: C(i) = B(i) + A(i), con i = 164:  C) Ninguna sentencia es vectorizable                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |               |  |  |  |  |  |  |  |  |  |
| 23                               | Sea un sistema con la arquitectura DLX vectorial estudiada y memoria organizada en bancos de memoria (4 bancos), si la CPU solicita la dirección 32 (y siguientes), ésta se encuentra:  A) En el banco 4  B) En el banco 0  C) En el banco 2  Sea un vector de 200 elementos sobre el que se realiza una operación vectorial en una arquitectura con MVL = 64:  A) El vector se divide en 3 secciones de 64 elementos  B) El vector se opera en su totalidad sin seccionamiento  B) El vector se opera en su totalidad sin seccionamiento  C) El vector se divide en 3 secciones de 64 elementos y otra de 8 elementos  D) El vector se divide en 2 secciones de 64 elementos  Sean las sentencias de un bucle S1: B(i) = A(i-1)*K y S2: C(i) = B(i) + A(i), con i = 164:  A) La sentencia S1 es vectorizable  C) Ninguna sentencia es vectorizable  D) La sentencia S2 es vectorizable                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     | C             |  |  |  |  |  |  |  |  |  |
| 23                               | Sea un sistema con la arquitectura DLX vectorial estudiada y memoria organizada en bancos de memoria (4 bancos), si la CPU solicita la dirección 32 (y siguientes), ésta se encuentra:  A) En el banco 4  B) En el banco 0  C) En el banco 2  Sea un vector de 200 elementos sobre el que se realiza una operación vectorial en una arquitectura con MVL = 64:  A) El vector se divide en 3 secciones de 64 elementos  C) El vector se divide en 3 secciones de 64 elementos y otra de 8 elementos  B) El vector se opera en su totalidad sin seccionamiento  D) El vector se divide en 2 secciones de 64 elementos  Sean las sentencias de un bucle S1: B(i) = A(i-1)*K y S2: C(i) = B(i) + A(i), con i = 164:  C) Ninguna sentencia es vectorizable  D) La sentencia S2 es vectorizable  Sean las sentencias de un bucle S1: B(i) = A(i)/K y S2: C(i) = B(i) + A(i), con i = 164:                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | C D           |  |  |  |  |  |  |  |  |  |
| 23                               | Sea un sistema con la arquitectura DLX vectorial estudiada y memoria organizada en bancos de memoria (4 bancos), si la CPU solicita la dirección 32 (y siguientes), ésta se encuentra:  A) En el banco 4  B) En el banco 0  C) En el banco 2  Sea un vector de 200 elementos sobre el que se realiza una operación vectorial en una arquitectura con MVL = 64:  A) El vector se divide en 3 secciones de 64 elementos  B) El vector se opera en su totalidad sin seccionamiento  C) El vector se divide en 3 secciones de 64 elementos y otra de 8 elementos  B) El vector se opera en su totalidad sin seccionamiento  D) El vector se divide en 2 secciones de 64 elementos  Sean las sentencias de un bucle S1: B(i) = A(i-1)*K y S2: C(i) = B(i) + A(i), con i = 164:  C) Ninguna sentencia es vectorizable  B) Las dos sentencias son vectorizables  D) La sentencia S2 es vectorizable  Sean las sentencias de un bucle S1: B(i) = A(i)/K y S2: C(i) = B(i) + A(i), con i = 164:  A) Existe riesgo de tipo RAW en S2 respecto a S1  C) Existe riesgo de tipo WAR en S2 respecto a S1                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  | C             |  |  |  |  |  |  |  |  |  |
| 23                               | Sea un sistema con la arquitectura DLX vectorial estudiada y memoria organizada en bancos de memoria (4 bancos), si la CPU solicita la dirección 32 (y siguientes), ésta se encuentra:  A) En el banco 4  B) En el banco 0  C) En el banco 1  D) En el banco 2  Sea un vector de 200 elementos sobre el que se realiza una operación vectorial en una arquitectura con MVL = 64:  A) El vector se divide en 3 secciones de 64 elementos  B) El vector se divide en 3 secciones de 64 elementos  C) El vector se divide en 3 secciones de 64 elementos y otra de 8 elementos  B) El vector se opera en su totalidad sin seccionamiento  Sean las sentencias de un bucle S1: B(i) = A(i-1)*K y S2: C(i) = B(i) + A(i), con i = 164:  A) La sentencia S1 es vectorizable  C) Ninguna sentencia es vectorizable  B) Las dos sentencias son vectorizables  C) Ninguna sentencia S2 es vectorizable  D) La sentencia S2 es vectorizable  Sean las sentencias de un bucle S1: B(i) = A(i)/K y S2: C(i) = B(i) + A(i), con i = 164:  A) Existe riesgo de tipo RAW en S2 respecto a S1  C) Existe riesgo de tipo WAR en S2 respecto a S1  D) Existe riesgo de tipo WAW en S2 respecto a S1  D) Existe riesgo de tipo WAW en S2 respecto a S1                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | C D           |  |  |  |  |  |  |  |  |  |
| 23                               | Sea un sistema con la arquitectura DLX vectorial estudiada y memoria organizada en bancos de memoria (4 bancos), si la CPU solicita la dirección 32 (y siguientes), ésta se encuentra:  A) En el banco 4  B) En el banco 0  C) En el banco 2  Sea un vector de 200 elementos sobre el que se realiza una operación vectorial en una arquitectura con MVL = 64:  A) El vector se divide en 3 secciones de 64 elementos  B) El vector se opera en su totalidad sin seccionamiento  C) El vector se divide en 3 secciones de 64 elementos y otra de 8 elementos  B) El vector se opera en su totalidad sin seccionamiento  D) El vector se divide en 2 secciones de 64 elementos  Sean las sentencias de un bucle S1: B(i) = A(i-1)*K y S2: C(i) = B(i) + A(i), con i = 164:  C) Ninguna sentencia es vectorizable  B) Las dos sentencias son vectorizables  D) La sentencia S2 es vectorizable  Sean las sentencias de un bucle S1: B(i) = A(i)/K y S2: C(i) = B(i) + A(i), con i = 164:  A) Existe riesgo de tipo RAW en S2 respecto a S1  C) Existe riesgo de tipo WAR en S2 respecto a S1                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  | C D           |  |  |  |  |  |  |  |  |  |
| 23 24 25                         | Sea un sistema con la arquitectura DLX vectorial estudiada y memoria organizada en bancos de memoria (4 bancos), si la CPU solicita la dirección 32 (y siguientes), ésta se encuentra:  A) En el banco 4 B) En el banco 0 C) En el banco 2  Sea un vector de 200 elementos sobre el que se realiza una operación vectorial en una arquitectura con MVL = 64:  A) El vector se divide en 3 secciones de 64 elementos B) El vector se opera en su totalidad sin seccionamiento B) El vector se opera en su totalidad sin seccionamiento C) El vector se divide en 3 secciones de 64 elementos y otra de 8 elementos  Sean las sentencias de un bucle S1: B(i) = A(i-1)*K y S2: C(i) = B(i) + A(i), con i = 164: C) Ninguna sentencia es vectorizable B) Las dos sentencias son vectorizables C) Ninguna sentencia S2 es vectorizable Sean las sentencias de un bucle S1: B(i) = A(i)/K y S2: C(i) = B(i) + A(i), con i = 164: C) Existe riesgo de tipo WAR en S2 respecto a S1 C) Existe riesgo de tipo WAR en S2 respecto a S1 D) Existe riesgo de tipo WAW en S2 respecto a S1 Atendiendo al esquema de la arquitectura Harvard estudiada: A) Presenta una única memoria de instrucciones y de datos B) Diferencia una memoria de instrucciones y otra de datos C) Presenta dos unidades de control                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | C D           |  |  |  |  |  |  |  |  |  |
| 23<br>24<br>25<br>26             | Sea un sistema con la arquitectura DLX vectorial estudiada y memoria organizada en bancos de memoria (4 bancos), si la CPU solicita la dirección 32 (y siguientes), ésta se encuentra:  A) En el banco 4  B) En el banco 0  C) En el banco 2  Sea un vector de 200 elementos sobre el que se realiza una operación vectorial en una arquitectura con MVL = 64:  A) El vector se divide en 3 secciones de 64 elementos  B) El vector se opera en su totalidad sin seccionamiento  B) El vector se opera en su totalidad sin seccionamiento  B) El vector se opera en su totalidad sin seccionamiento  C) El vector se divide en 3 secciones de 64 elementos  Sean las sentencias de un bucle S1: B(i) = A(i-1)*K y S2: C(i) = B(i) + A(i), con i = 164:  A) La sentencia S1 es vectorizable  B) Las dos sentencias son vectorizable  C) Ningua sentencia S2 es vectorizable  B) La sentencias de un bucle S1: B(i) = A(i)/K y S2: C(i) = B(i) + A(i), con i = 164:  C) Existe riesgo de tipo RAW en S2 respecto a S1  B) Existe riesgo de tipo RAW en S2 respecto a S1  C) Existe riesgo de tipo WAW en S2 respecto a S1  Atendiendo al esquema de la arquitectura Harvard estudiada:  A) Presenta una única memoria de instrucciones y de datos  B) Diferencia una memoria de instrucciones y otra de datos  D) Presenta dos unidades operativas  D) Presenta dos unidades de control  En base a la clasificación de Flynn sobre los sistemas computadores, en una arquitectura de tipo MISD:                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               | C D A         |  |  |  |  |  |  |  |  |  |
| 23 24 25                         | Sea un sistema con la arquitectura DLX vectorial estudiada y memoria organizada en bancos de memoria (4 bancos), si la CPU solicita la dirección 32 (y siguientes), ésta se encuentra:  A) En el banco 4  B) En el banco 0  C) En el banco 2  Sea un vector de 200 elementos sobre el que se realiza una operación vectorial en una arquitectura con MVL = 64:  A) El vector se divide en 3 secciones de 64 elementos  B) El vector se opera en su totalidad sin seccionamiento  D) El vector se divide en 2 secciones de 64 elementos  Sean las sentencias de un bucle S1: B(i) = A(i-1)*K y S2: C(i) = B(i) + A(i), con i = 164:  A) La sentencia S1 es vectorizable  D) La sentencia S2 es vectorizable  D) La sentencia S2 es vectorizable  Sean las sentencias de un bucle S1: B(i) = A(i)/K y S2: C(i) = B(i) + A(i), con i = 164:  C) Ninguna sentencia S2 es vectorizable  D) La sentencia S2 es vectorizable  Sean las sentencias de un bucle S1: B(i) = A(i)/K y S2: C(i) = B(i) + A(i), con i = 164:  C) En base a la clasificación de la arquitectura Harvard estudiada:  A) Presenta una única memoria de instrucciones y de datos  B) Diferencia una memoria de instrucciones y otra de datos  D) Presenta dos unidades operativas  D) Presenta dos unidades de control  En base a la clasificación de Flynn sobre los sistemas computadores, en una arquitectura de tipo MISD:  C) La unidad de memoria es compartida                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        | C D           |  |  |  |  |  |  |  |  |  |
| 23<br>24<br>25<br>26             | Sea un sistema con la arquitectura DLX vectorial estudiada y memoria organizada en bancos de memoria (4 bancos), si la CPU solicita la dirección 32 (y siguientes), ésta se encuentra:  A) En el banco 4 B) En el banco 0 C) En el banco 2  Sea un vector de 200 elementos sobre el que se realiza una operación vectorial en una arquitectura con MVL = 64:  A) El vector se divide en 3 secciones de 64 elementos B) El vector se divide en 3 secciones de 64 elementos C) El vector se divide en 3 secciones de 64 elementos D) El vector se divide en 2 secciones de 64 elementos Sean las sentencias de un bucle S1: B(i) = A(i-1)*K y S2: C(i) = B(i) + A(i), con i = 164: A) La sentencia S1 es vectorizable C) Ninguna sentencia es vectorizable B) Las dos sentencias de un bucle S1: B(i) = A(i)/K y S2: C(i) = B(i) + A(i), con i = 164: A) Existe riesgo de tipo RAW en S2 respecto a S1 B) Existe riesgo de tipo RAR en S2 respecto a S1 C) Existe riesgo de tipo WAW en S2 respecto a S1 Atendiendo al esquema de la arquitectura Harvard estudiada: A) Presenta una única memoria de instrucciones y de datos B) Diferencia una memoria de instrucciones y otra de datos C) Presenta dos unidades operativas B) Diferencia una memoria de instrucciones y otra de datos C) Presenta dos unidades de control En base a la clasificación de Flynn sobre los sistemas computadores, en una arquitectura de tipo MISD: A) El flujo de instrucciones es compartido D) Ninguna de las afirmaciones anteriores es correcta                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          | C D A         |  |  |  |  |  |  |  |  |  |
| 23<br>24<br>25<br>26<br>27       | Sea un sistema con la arquitectura DLX vectorial estudiada y memoria organizada en bancos de memoria (4 bancos), si la CPU solicita la dirección 32 (y siguientes), ésta se encuentra:  A) En el banco 4 B) En el banco 0 C) En el banco 2  Sea un vector de 200 elementos sobre el que se realiza una operación vectorial en una arquitectura con MVL = 64:  A) El vector se divide en 3 secciones de 64 elementos B) El vector se divide en 3 secciones de 64 elementos C) El vector se divide en 3 secciones de 64 elementos y otra de 8 elementos B) El vector se opera en su totalidad sin seccionamiento D) El vector se divide en 2 secciones de 64 elementos Sean las sentencias de un bucle S1: B(i) = A(i-1)*K y S2: C(i) = B(i) + A(i), con i = 164: C) Ninguna sentencia se vectorizable C) Ninguna sentencia se vectorizable D) La sentencia S2 es vectorizable Sean las sentencias de un bucle S1: B(i) = A(i)/K y S2: C(i) = B(i) + A(i), con i = 164: C) Existe riesgo de tipo RAR en S2 respecto a S1 C) Existe riesgo de tipo WAR en S2 respecto a S1 D) Existe riesgo de tipo WAR en S2 respecto a S1 D) Existe riesgo de tipo WAW en S2 respecto a S1 Atendiendo al esquema de la arquitectura Harvard estudiada: C) Presenta dos unidades operativas D) Presenta dos unidades operativas D) Presenta dos unidades de control En base a la clasificación de Flynn sobre los sistemas computadores, en una arquitectura de tipo MISD: A) El flujo de instrucciones es compartido D) Ninguna de las afirmaciones anteriores es correcta Sea el polinomio R(x) = x²+bx, si se desea calcular empleando una arquitectura súper-escalar tipo array sistólico:                                                                                                                                                                                                                                                                                                                                                                                                                                                | C D A C       |  |  |  |  |  |  |  |  |  |
| 23<br>24<br>25<br>26             | Sea un sistema con la arquitectura DLX vectorial estudiada y memoria organizada en bancos de memoria (4 bancos), si la CPU solicita la dirección 32 (y siguientes), ésta se encuentra:  A) En el banco 4 B) En el banco 0 C) En el banco 2  Sea un vector de 200 elementos sobre el que se realiza una operación vectorial en una arquitectura con MVL = 64:  A) El vector se divide en 3 secciones de 64 elementos B) El vector se divide en 3 secciones de 64 elementos C) El vector se divide en 3 secciones de 64 elementos D) El vector se divide en 2 secciones de 64 elementos Sean las sentencias de un bucle SI: B(i) = A(i-1)*K y S2: C(i) = B(i) + A(i), con i = 164: A) La sentencia SI es vectorizable C) Ninguna sentencia es vectorizable B) Las dos sentencias de un bucle SI: B(i) = A(i)/K y S2: C(i) = B(i) + A(i), con i = 164: A) Existe riesgo de tipo RAW en S2 respecto a SI C) Existe riesgo de tipo WAW en S2 respecto a SI D) Existe riesgo de tipo WAW en S2 respecto a SI D) Existe riesgo de tipo WAW en S2 respecto a SI C) Presenta una única memoria de instrucciones y de datos D) Dresenta dos unidades operativas D) Presenta dos unidades operativas D) Presenta dos unidades de control En base a la clasificación de Flynn sobre los sistemas computadores, en una arquitectura de tipo MISD: A) El flujo de instrucciones es compartido D) Ninguna de las afirmaciones anteriores es correcta Sea el polinomio R(x) = x²+bx, si se desea calcular empleando una arquitectura súper-escalar tipo array sistólico: C) Se necesitan 1 ciclo y 1 elemento de proceso                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    | C D A         |  |  |  |  |  |  |  |  |  |
| 23<br>24<br>25<br>26<br>27       | Sea un sistema con la arquitectura DLX vectorial estudiada y memoria organizada en bancos de memoria (4 bancos), si la CPU solicita la dirección 32 (y siguientes), ésta se encuentra:  A) En el banco 0  B) En el banco 0  C) En el banco 2  Sea un vector de 200 elementos sobre el que se realiza una operación vectorial en una arquitectura con MVL = 64:  A) El vector se divide en 3 secciones de 64 elementos  B) El vector se divide en 3 secciones de 64 elementos  B) El vector se opera en su totalidad sin seccionamiento  B) El vector se opera en su totalidad sin seccionamiento  B) El vector se divide en 2 secciones de 64 elementos  C) El vector se divide en 2 secciones de 64 elementos  D) El vector se divide en 2 secciones de 64 elementos  C) Ninguna sentencia se vectorizable  B) Las dos sentencias son vectorizable  B) Las dos sentencias son vectorizable  C) Ninguna sentencia se vectorizable  B) Existe riesgo de tipo RAR en S2 respecto a S1  D) Existe riesgo de tipo WAR en S2 respecto a S1  Atendiendo al esquema de la arquitectura Harvard estudiada:  A) Presenta una única memoria de instrucciones y de datos  B) Diferencia una memoria de instrucciones y ofra de datos  B) El flujo de instrucciones es compartido  C) La unidad de memoria es compartida  D) Ninguna de las afirmaciones anteriores es correcta  Sea el polinomio R(x) = x²+bx, si se desea calcular empleamou una arquitectura súper-escalar tipo array sistólico:  C) Se necesitan 1 ciclo y 2 elementos de proceso  D) Se necesitan 1 ciclo y 3 elementos de proceso  D) Se necesitan 2 ciclos y 3 elementos de proceso                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | C D A C       |  |  |  |  |  |  |  |  |  |
| 23<br>24<br>25<br>26<br>27       | Sea un sistema con la arquitectura DLX vectorial estudiada y memoria organizada en bancos de memoria (4 bancos), si la CPU solicita la dirección 32 (y siguientes), ésta se encuentra:  A) En el banco 0  B) En el banco 0  C) En el banco 2  Sea un vector de 200 elementos sobre el que se realiza una operación vectorial en una arquitectura con MVL = 64:  A) El vector se divide en 3 secciones de 64 elementos  B) El vector se divide en 3 secciones de 64 elementos  B) El vector se opera en su totalidad sin seccionamiento  B) El vector se opera en su totalidad sin seccionamiento  Sean las sentencias de un bucle S1: B(i) = A(i-1)*K y S2: C(i) = B(i) + A(i), con i = 164:  A) La sentencia S1 es vectorizable  B) Las dos sentencias son vectorizables  B) La sentencia S2 es vectorizable  Sean las sentencias de un bucle S1: B(i) = A(i)/K y S2: C(i) = B(i) + A(i), con i = 164:  A) Existe riesgo de tipo RAW en S2 respecto a S1  B) Existe riesgo de tipo RAW en S2 respecto a S1  B) Existe riesgo de tipo RAW en S2 respecto a S1  C) Existe riesgo de tipo WAW en S2 respecto a S1  A) Presenta una única memoria de instrucciones y de datos  B) Diferencia una memoria de instrucciones y otra de datos  B) Diferencia una memoria de instrucciones y otra de datos  C) Presenta dos unidades de control  En base a la clasificación de Flynn sobre los sistemas computadores, en una arquitectura de tipo MISD:  C) La unidad de memoria es compartida  D) Ninguna de las afirmaciones anteriores es correcta  Sea el polinomio R(x) = x²+bx, si se desea calcular empleando una arquitectura súper-escalar tipo array sistólico:  A) Se necesitan 1 ciclo y 2 elementos de proceso  B) Se necesitan 2 ciclos y 3 elementos de proceso  Considerando una arquitectura superescalar multihebra con entrelazado:                                                                                                                                                                                                                                                                              | C D A C       |  |  |  |  |  |  |  |  |  |
| 23<br>24<br>25<br>26<br>27<br>28 | Sea un sistema con la arquitectura DLX vectorial estudiada y memoria organizada en bancos de memoria (4 bancos), si la CPU solicita la dirección 32 (y siguientes), ésta se encuentra:  A) En el banco 0  B) En el banco 0  C) En el banco 2  Sea un vector de 200 elementos sobre el que se realiza una operación vectorial en una arquitectura con MVL = 64:  A) El vector se divide en 3 secciones de 64 elementos  B) El vector se divide en 3 secciones de 64 elementos  B) El vector se opera en su totalidad sin seccionamiento  Sean las sentencias de un bucle S1: B(i) = A(i-1)*K y S2: C(i) = B(i) + A(i), con i = 164:  A) La sentencia S1 es vectorizable  B) Las dos sentencias son vectorizables  B) La sentencias de un bucle S1: B(i) = A(i)/K y S2: C(i) = B(i) + A(i), con i = 164:  A) Existe riesgo de tipo RAW en S2 respecto a S1  B) Existe riesgo de tipo RAW en S2 respecto a S1  B) Existe riesgo de tipo RAW en S2 respecto a S1  B) Existe riesgo de tipo RAW en S2 respecto a S1  A) Presenta una única memoria de instrucciones y de datos  B) Diferencia una memoria de instrucciones y otra de datos  B) Diferencia una memoria de instrucciones y otra de datos  B) En base a la clasificación de Flynn sobre los sistemas computadores, en una arquitectura de tipo MISD:  C) La unidad de memoria es compartida  D) Ninguna de las afirmaciones anteriores es correcta  Sea el polinomio R(x) = x²+bx, si se desea calcular empleando una arquitectura súper-escalar tipo array sistólico:  C) Se necesitan 1 ciclo y 2 elementos de proceso  D) Se necesitan 2 ciclos y 3 elementos de proceso  Considerando una arquitectura superescalar multihebra con entrelazado:                                                                                                                                                                                                                                                                                                                                                                                                                 | C D A B C D   |  |  |  |  |  |  |  |  |  |
| 23<br>24<br>25<br>26<br>27<br>28 | Sea un sistema con la arquitectura DLX vectorial estudiada y memoria organizada en bancos de memoria (4 bancos), si la CPU solicita la dirección 32 (y siguientes), ésta se encuentra:  A) En el banco 4 B) En el banco 0 D) En el banco 2  Sea un vector de 200 elementos sobre el que se realiza una operación vectorial en una arquitectura con MVL = 64:  A) El vector se divide en 3 secciones de 64 elementos B) El vector se divide en 3 secciones de 64 elementos D) El vector se divide en 3 secciones de 64 elementos D) El vector se divide en 2 secciones de 64 elementos Sean las sentencias de un bucle S1: B(i) = A(i-1)*K y S2: C(i) = B(i) + A(i), con i = 164: A) La sentencia S1 es vectorizable C) Ninguna sentencia es vectorizable B) Las dos sentencias de un bucle S1: B(i) = A(i)/K y S2: C(i) = B(j) + A(i), con i = 164: A) Existe riesgo de tipo RAW en S2 respecto a S1 B) Existe riesgo de tipo RAW en S2 respecto a S1 C) Existe riesgo de tipo WAW en S2 respecto a S1 B) Existe riesgo de tipo RAR en S2 respecto a S1 C) Existe riesgo de tipo WAW en S2 respecto a S1 D) Existe riesgo de tipo WAW en S2 respecto a S1 D) Existe riesgo de tipo WAW en S2 respecto a S1 D) Existe riesgo de tipo WAW en S2 respecto a S1 D) Existe riesgo de tipo WAW en S2 respecto a S1 D) Existe riesgo de tipo WAW en S2 respecto a S1 D) Existe riesgo de tipo WAW en S2 respecto a S1 D) Existe riesgo de tipo WAW en S2 respecto a S1 D) Existe riesgo de tipo WAW en S2 respecto a S1 D) Existe riesgo de tipo WAW en S2 respecto a S1 D) Existe riesgo de tipo WAW en S2 respecto a S1 D) Existe riesgo de tipo WAW en S2 respecto a S1 D) Existe riesgo de tipo WAW en S2 respecto a S1 D) Existe riesgo de tipo WAW en S2 respecto a S1 D) Existe riesgo de tipo WAW en S2 respecto a S1 D) Existe riesgo de tipo WAW en S2 respecto a S1 D) Existe riesgo de tipo WAW en S2 respecto a S1 D) Existe riesgo de tipo WAW en S2 respecto a S1 D) Existe riesgo de tipo WAW en S2 respecto a S1 D) Existe riesgo de tipo WAW en S2 respecto a S1 D) Existe riesgo de tipo WAW en S2 respecto     | C D A B C D   |  |  |  |  |  |  |  |  |  |
| 23 24 25 26 27 28 29             | Sea un sistema con la arquitectura DLX vectorial estudiada y memoria organizada en bancos de memoria (4 bancos), si la CPU solicita la dirección 32 (y siguientes), ésta se encuentra:  A) En el banco 4  B) En el banco 0  C) En el banco 2  Sea un vector de 200 elementos sobre el que se realiza una operación vectorial en una arquitectura con MVL = 64:  A) El vector se divide en 3 secciones de 64 elementos  B) El vector se divide en 3 secciones de 64 elementos  B) El vector se opera en su totalidad sin seccionamiento  B) El vector se opera en su totalidad sin seccionamiento  Can las sentencias de un bucle S1: B(i) = A(i-1)*K y S2: C(i) = B(i) + A(i), con i = 164:  A) La sentencia S1 es vectorizable  B) Las dos sentencias son vectorizables  C) Ninguna sentencia se vectorizable  Sean las sentencias de un bucle S1: B(i) = A(i)/K y S2: C(i) = B(i) + A(i), con i = 164:  A) Existe riesgo de tipo RAW en S2 respecto a S1  B) Existe riesgo de tipo RAW en S2 respecto a S1  B) Existe riesgo de tipo RAW en S2 respecto a S1  B) Existe riesgo de tipo RAW en S2 respecto a S1  A) Presenta una única memoria de instrucciones y de datos  B) Diferencia una memoria de instrucciones y de datos  B) Diferencia una memoria de instrucciones y otra de datos  B) Diferencia una memoria de instrucciones y otra de datos  C) Presenta dos unidades operativas  D) Presenta dos unidades operativas  D) Presenta dos unidades operativas  D) Presenta dos unidades de control  En base a la clasificación de Flynn sobre los sistemas computadores, en una arquitectura de tipo MISD:  A) El flujo de instrucciones es compartido  C) La unidad de memoria es compartida  D) Ninguna de las afirmaciones anteriores es correcta  Sea el polinomio R(x) = x²+bx, si se desea calcular empleando una arquitectura súper-escalar tipo array sistólico:  C) Se necesitan 1 ciclo y 2 elementos de proceso  D) Se necesitan 2 ciclos y 3 elementos de proceso  D) Se necesitan 2 ciclos y 3 elementos de proceso  D) Se necesitan 2 ciclos y 3 elementos de proceso  D) Se necesitan 2 ciclo    | C D A B C D A |  |  |  |  |  |  |  |  |  |
| 23<br>24<br>25<br>26<br>27<br>28 | Sea un sistema con la arquitectura DLX vectorial estudiada y memoria organizada en bancos de memoria (4 bancos), si la CPU solicita la dirección 32 (y siguientes), ésta se encuentra:  A) En el banco 4  B) En el banco 0  C) En el banco 2  Sea un vector de 200 elementos sobre el que se realiza una operación vectorial en una arquitectura con MVL = 64:  A) El vector se divide en 3 secciones de 64 elementos otra de 8 elementos  B) El vector se opera en su totalidad sin seccionamiento  B) El vector se opera en su totalidad sin seccionamiento  B) El vector se divide en 2 secciones de 64 elementos  C) El vector se divide en 3 secciones de 64 elementos otra de 8 elementos  B) El vector se opera en su totalidad sin seccionamiento  B) El vector se divide en 2 secciones de 64 elementos  C) Ninguna sentencia se vectorizable  C) Ninguna sentencia es vectorizable  B) Las dos sentencias son vectorizables  C) Ninguna sentencia se se vectorizable  Sean las sentencias de un bucle S1: B(i) = A(i)/K y S2: C(i) = B(i) + A(i), con i = 164:  A) Existe riesgo de tipo RAW en S2 respecto a S1  C) Existe riesgo de tipo WAR en S2 respecto a S1  A) Existe riesgo de tipo RAW en S2 respecto a S1  A) Presenta una única memoria de instrucciones y de datos  B) Diferencia una memoria de instrucciones y de datos  B) Diferencia una memoria de instrucciones y otra de datos  B) Diferencia una memoria de instrucciones y otra de datos  C) Presenta dos unidades operativas  D) Presenta dos unidades de control  En base a la clasificación de Flynn sobre los sistemas computadores, en una arquitectura de tipo MISD:  C) La unidad de memoria es compartida  D) Ninguna de las afirmaciones anteriores es correcta  Sea el polinomio R(x) = x²+bx, si se desea calcular empleando una arquitectura de tipo MISD:  C) Se necesitan 1 ciclo y 2 elementos de proceso  D) Se necesitan 1 ciclo y 1 elemento de proceso  D) Se necesitan 2 ciclos y 3 elementos de proceso  C) Se necesitan 1 ciclo y 1 elemento de proceso  D) Se necesitan 2 ciclos y 3 elementos de proceso  D) Se nec | C D A B C D   |  |  |  |  |  |  |  |  |  |
| 23 24 25 26 27 28 29             | Sea un sistema con la arquitectura DLX vectorial estudiada y memoria organizada en bancos de memoria (4 bancos), si la CPU solicita la dirección 32 (y siguientes), ésta se encuentra:  A) En el banco 4  B) En el banco 0  C) En el banco 2  Sea un vector de 200 elementos sobre el que se realiza una operación vectorial en una arquitectura con MVL = 64:  A) El vector se divide en 3 secciones de 64 elementos  B) El vector se divide en 3 secciones de 64 elementos  B) El vector se opera en su totalidad sin seccionamiento  B) El vector se opera en su totalidad sin seccionamiento  Can las sentencias de un bucle S1: B(i) = A(i-1)*K y S2: C(i) = B(i) + A(i), con i = 164:  A) La sentencia S1 es vectorizable  B) Las dos sentencias son vectorizables  C) Ninguna sentencia se vectorizable  Sean las sentencias de un bucle S1: B(i) = A(i)/K y S2: C(i) = B(i) + A(i), con i = 164:  A) Existe riesgo de tipo RAW en S2 respecto a S1  B) Existe riesgo de tipo RAW en S2 respecto a S1  B) Existe riesgo de tipo RAW en S2 respecto a S1  B) Existe riesgo de tipo RAW en S2 respecto a S1  A) Presenta una única memoria de instrucciones y de datos  B) Diferencia una memoria de instrucciones y de datos  B) Diferencia una memoria de instrucciones y otra de datos  B) Diferencia una memoria de instrucciones y otra de datos  C) Presenta dos unidades operativas  D) Presenta dos unidades operativas  D) Presenta dos unidades operativas  D) Presenta dos unidades de control  En base a la clasificación de Flynn sobre los sistemas computadores, en una arquitectura de tipo MISD:  A) El flujo de instrucciones es compartido  C) La unidad de memoria es compartida  D) Ninguna de las afirmaciones anteriores es correcta  Sea el polinomio R(x) = x²+bx, si se desea calcular empleando una arquitectura súper-escalar tipo array sistólico:  C) Se necesitan 1 ciclo y 2 elementos de proceso  D) Se necesitan 2 ciclos y 3 elementos de proceso  D) Se necesitan 2 ciclos y 3 elementos de proceso  D) Se necesitan 2 ciclos y 3 elementos de proceso  D) Se necesitan 2 ciclo    | C D A B C D A |  |  |  |  |  |  |  |  |  |

## EXAMEN DE ARQUITECTURA DE COMPUTADORES

La Rábida, 22 de Junio de 2017

**PROBLEMA 1**. (2,5 ptos.). Un sistema computador (sin memoria virtual) tiene una memoria principal con ancho de palabra de 16 bits y formada por 16 bloques de 256 Kpalabras/bloque. La memoria caché la componen 4 bloques.

- a) Justificar e indicar la capacidad total (en bytes) que tiene la Memoria Principal y la Memoria Caché.
- b) Después de haber estado la memoria caché "vacía", se encuentran en el *instante 1* los bloques de Memoria Principal B0, B7 y B6, que en base a la función de correspondencia empleada, se ubican respectivamente en los bloques 0, 3 y 2 de Memoria Caché. Justificar la **función de correspondencia** empleada y el **formato de la dirección** que define la unidad central de proceso, especificando cada uno de los campos en los que se divide.
- c) Teniendo en cuenta que los bloques B0, B7, B6 han sido leídos ordenadamente en todas sus direcciones una sola vez, indicar cuántos fallos y de qué tipo se han producido hasta el instante 1. Indicar las direcciones que producen dichos fallos.

A continuación en el *instante* 2, la CPU lee la secuencia de direcciones de memoria: 0, 1,  $10x2^{18}$ ,  $15x2^{18}$ ,  $(7x2^{18} + 2)$ ,  $2^{18}$ ,  $(2^{18} + 4)$  y  $(7x2^{18} + 200)$ , según el orden marcado en la misma. Mostrar el contenido de la memoria caché en el *instante* 2.

- d) Identificar cuántos fallos de caché se han producido y de qué tipo en el *instante 2*. ¿Y cuántos aciertos?
- e) Calcular justificadamente la frecuencia de uso de todos los bloques que han pasado por la caché (tanto los que se encuentran en la memoria caché en el instante 2 como los que han salido fuera), teniendo en cuenta el número total de referencias que han tenido desde que fueron introducidos en caché por primera vez.
- f) A continuación, la CPU genera la dirección 10 1111 1111 1111 1111 1111. Justificar la palabra y los bloques de M. Principal y de M. Caché al que corresponde.

**PROBLEMA 2**. (2,5 ptos.). Sea el sistema computador serie basado en la arquitectura Von Neumann, representado en la figura, y para la secuencia de instrucciones siguiente:

| Dirección de Memoria | Instrucción           |
|----------------------|-----------------------|
| (en hexadecimal)     | (en ensamblador)      |
| B0000h               | MOVE .2, 00120h(++.1) |
| B0001h               | ADD 0000Ah, .2        |
| B0002h               | RET                   |
| B0003h               | NOP                   |

- 1. Mostrar los formatos de las instrucciones.
- 2. Definir la secuencia de operaciones elementales y el solapamiento posible de las mismas. Especificar la secuencia según el flujo marcado por el programa propuesto.
- 3. Definir el valor de las señales de control correspondiente a la secuencia de operaciones elementales:  $D \leftarrow 0000Ah$ ,  $RM \leftarrow R2$  y  $M(D) \leftarrow RM$ , realizadas en el menor tiempo posible. Mostrar únicamente el valor de las señales que intervienen directamente en dichas operaciones.

## Teniendo en cuenta:

- a) PRIMERA INSTRUCCIÓN: La instrucción de transferencia MOVE, con direccionamiento directo absoluto a registro para el primer operando y directo relativo a registro índice con auto-preincremento para el segundo operando.
- b) SEGUNDA INSTRUCCIÓN: La instrucción aritmética ADD, con modo de direccionamiento directo absoluto a memoria para el primer operando y directo absoluto a registro para el segundo operando.
- c) TERCERA INSTRUCCIÓN: La instrucción RET de retorno de subrutina. El valor que se recupera de la pila no está definido.
- d) CUARTA INSTRUCCIÓN: La instrucción de no operación NOP.
- e) Las operaciones con la unidad aritmético-lógica se realizan en un periodo.
- f) Los cálculos de las direcciones de los operandos en memoria especificados con direccionamiento relativo, se realizarán de manera automática durante el periodo de decodificación.
- g) El resultado de una operación o el operando destino va a ser siempre el especificado en primer lugar en la instrucción de ensamblador.
- h) Las operaciones de L/E en memoria se realizan durante dos periodos.
- i) La pila, que se implementa en el sistema con el registro SP (puntero de pila), funciona de la siguiente forma: 1) La pila crece hacia direcciones decrecientes. 2) El registro puntero de pila indica la dirección de memoria principal en la que se introdujo el último dato en la pila.

j) Para cuando hay que salvar el contenido de SR y el de PC, siempre se almacenará primero el de SR.

**PROBLEMA 3**. (2 ptos.). El siguiente fragmento de código se ejecuta en un procesador con arquitectura DLX. Las latencias (en ciclos de reloj) de las unidades funcionales son las siguientes: Sumador/restador entero: 1; Sumador/restador flotante: 2; y Multiplicador/Divisor: 4 (las unidades funcionales para operaciones en coma flotante **no** están **segmentadas**).

```
LF F2, 20(R1)
LF F3, 10(R2)
ADDI R1, R1, #4
SUBI R2, R2, #4
FMULT F6, F7, F8
FDIV F1, F2, F3
FADD F1, F4, F5
SF 30(R0), F1
```

- a) Suponiendo que la memoria tiene un único puerto de acceso y hay adelantamiento generalizado, indicar el estado de cada instrucción durante los ciclos de ejecución del código; calcular el número de ciclos necesarios para ejecutar este código; indicar si existen bloqueos en la cadena y a qué se deben, indicar los adelantamientos que se realizan y entre qué etapas actúan.
- b) Justificar qué modificaciones hardware y técnicas software se podrán aplicar para aumentar el paralelismo a nivel de instrucción. A continuación, con estas modificaciones indicar el estado de cada instrucción durante los ciclos de ejecución del código; calcular el número de ciclos necesarios para ejecutar este código; indicar si existen bloqueos en la cadena y a qué se deben e identificar los adelantamientos así como los datos que se adelantan y entre qué etapas actúan. Considerar las mismas condiciones que en el apartado anterior (memoria de un único puerto de acceso y adelantamiento generalizado).



| Etapa | Instrucción ALU                                                                               | Carga/Almacenamiento                                             | Salto/Bifurcación                                                                     |
|-------|-----------------------------------------------------------------------------------------------|------------------------------------------------------------------|---------------------------------------------------------------------------------------|
| IF    | $IR \leftarrow M[PC]$                                                                         | IR ← M[PC]                                                       | IR ← M[PC]                                                                            |
|       | PC ← PC+4                                                                                     | PC ← PC+4                                                        | PC ← PC+4                                                                             |
| ID    | A ← Rs1; B ← Rs2                                                                              | A ← Rs1; B ← Rs2                                                 | A ← Rs1; B ← Rs2                                                                      |
|       | PC1 ← PC                                                                                      | PC1 ← PC                                                         | PC1 ← PC                                                                              |
|       | IR1 ← IR                                                                                      | IR1 ← IR                                                         | IR1 ← IR                                                                              |
| EX    | ALU <sub>output</sub> ← A op (B or (IR1 <sub>16</sub> ) <sup>16</sup> ##IR1 <sub>1631</sub> ) | MAR ← A+(IR1 <sub>16</sub> ) <sup>16</sup> ##IR1 <sub>1631</sub> | Salto                                                                                 |
|       |                                                                                               | SMDR ← B                                                         | ALU <sub>output</sub> ← PC1+IR1 <sub>16</sub> ) <sup>16</sup> ##IR1 <sub>1631</sub> ) |
|       |                                                                                               |                                                                  | Cond ← (Rs1 op 0);                                                                    |
|       |                                                                                               |                                                                  | Bifurcación                                                                           |
|       |                                                                                               |                                                                  | ALU <sub>output</sub> ← PC1+ IR1 <sub>26</sub> ) <sup>6</sup> ##IR1 <sub>631</sub> )  |
| MEM   | ALUoutput1 ← ALUoutput                                                                        | LMDR ← M[MAR]                                                    | If (cond):                                                                            |
|       |                                                                                               | О                                                                | PC ← ALU <sub>output</sub>                                                            |
|       |                                                                                               | M[MAR] ← SMDR                                                    |                                                                                       |
| WB    | Rd ← ALU <sub>output</sub> 1                                                                  | $Rd \leftarrow LMDR$                                             |                                                                                       |

**Tabla.** Eventos en cada etapa de la segmentación de DLX diferenciados según el tipo de instrucción.

|               | Apellidos: N |   |   |   |   |       |             |                            |         |   |    |    |    | Nombre: |     |                                                                        |    |       |         |       |    |    |    |                 |                 |    |    |    |    |    |    |  |
|---------------|--------------|---|---|---|---|-------|-------------|----------------------------|---------|---|----|----|----|---------|-----|------------------------------------------------------------------------|----|-------|---------|-------|----|----|----|-----------------|-----------------|----|----|----|----|----|----|--|
| Amont         | endo a)      | 1 | 2 | 3 | 4 | 5     | 6           | 7                          | 8       | 9 | 10 | 11 | 12 | 13      | 1.4 | 15                                                                     | 16 | 17    | 18      | 19    | 20 | 21 | 22 | 22              | 24              | 25 | 26 | 27 | 28 | 20 | 30 |  |
| LF F          | 2, 20 (R1)   | 1 |   | 3 | 4 | 3     | 0           |                            | 0       | 9 | 10 | 11 | 12 | 13      | 14  | 15                                                                     | 10 | 1/    | 10      | 19    | 20 | 21 | LL | 23              | 24              | 25 | 20 | 21 | 20 | 29 | 30 |  |
| LF F3, 10(R2) |              |   |   |   |   |       |             |                            |         |   |    |    |    |         |     |                                                                        |    |       |         |       |    |    |    |                 |                 |    |    |    |    |    |    |  |
| ADDI          | R1, R1, #4   |   |   |   |   |       |             |                            |         |   |    |    |    |         |     |                                                                        |    |       |         |       |    |    |    |                 |                 |    |    |    |    |    |    |  |
| SUBI          | R2, R2, #4   |   |   |   |   |       |             |                            |         |   |    |    |    |         |     |                                                                        |    |       |         |       |    |    |    |                 |                 |    |    |    |    |    |    |  |
| FMULT         | F F6, F7, F8 |   |   |   |   |       |             |                            |         |   |    |    |    |         |     |                                                                        |    |       |         |       |    |    |    |                 |                 |    |    |    |    |    |    |  |
| FDIV          | F1, F2, F3   |   |   |   |   |       |             |                            |         |   |    |    |    |         |     |                                                                        |    |       |         |       |    |    |    |                 |                 |    |    |    |    |    |    |  |
| FADD          | F1, F4, F5   |   |   |   |   |       |             |                            |         |   |    |    |    |         |     |                                                                        |    |       |         |       |    |    |    |                 |                 |    |    |    |    |    |    |  |
| SF 3          | 0(R0), F1    |   |   |   |   |       |             |                            |         |   |    |    |    |         |     |                                                                        |    |       |         |       |    |    |    |                 |                 |    |    |    |    |    |    |  |
| Detenci       | ones         |   |   |   | • |       | •           | Deter                      | nciones | • |    |    |    |         | •   |                                                                        |    | Adela | antamie | entos | •  |    |    |                 | Adelantamientos |    |    |    |    |    |    |  |
|               |              |   |   |   |   |       |             |                            |         |   |    |    |    |         |     |                                                                        |    |       |         |       |    |    |    |                 |                 |    |    |    |    |    |    |  |
| Anari         | ado b)       | 1 | 2 | 3 | 4 | 5     | 6           | 7 8 9 10 11 12 13 14 15 16 |         |   |    |    |    |         |     | 5   17   18   19   20   21   22   23   24   25   26   27   28   29   3 |    |       |         |       |    |    |    |                 |                 |    |    | 30 |    |    |    |  |
| ripari        |              | - | _ |   |   |       |             | 1                          |         |   | 10 |    |    | 10      |     | 10                                                                     | 10 | 17    | 10      | 17    |    |    |    |                 |                 |    | 20 |    | 20 |    | 50 |  |
|               |              |   |   |   |   |       |             |                            |         |   |    |    |    |         |     |                                                                        |    |       |         |       |    |    |    |                 |                 |    |    |    |    |    |    |  |
|               |              |   |   |   |   |       |             |                            |         |   |    |    |    |         |     |                                                                        |    |       |         |       |    |    |    |                 |                 |    |    |    |    |    |    |  |
|               |              |   |   |   |   |       |             |                            |         |   |    |    |    |         |     |                                                                        |    |       |         |       |    |    |    |                 |                 |    |    |    |    |    |    |  |
|               |              |   |   |   |   |       |             |                            |         |   |    |    |    |         |     |                                                                        |    |       |         |       |    |    |    |                 |                 |    |    |    |    |    |    |  |
|               |              |   |   |   |   |       |             |                            |         |   |    |    |    |         |     |                                                                        |    |       |         |       |    |    |    |                 |                 |    |    |    |    |    |    |  |
|               |              |   |   |   |   |       |             |                            |         |   |    |    |    |         |     |                                                                        |    |       |         |       |    |    |    |                 |                 |    |    |    |    |    |    |  |
|               |              |   |   |   |   |       |             |                            |         |   |    |    |    |         |     |                                                                        |    |       |         |       |    |    |    |                 |                 |    |    |    |    |    |    |  |
| Detenciones   |              |   |   |   |   | Deter | Detenciones |                            |         |   |    |    |    |         |     | Adelantamientos                                                        |    |       |         |       |    |    |    | Adelantamientos |                 |    |    |    |    |    |    |  |
|               |              |   |   |   |   |       |             |                            |         |   |    |    |    |         |     |                                                                        |    |       |         |       |    |    |    |                 |                 |    |    |    |    |    |    |  |